Browse Wiki & Semantic Web

Jump to: navigation, search
Http://dbpedia.org/resource/Altera Hardware Description Language
  This page has no properties.
hide properties that link here 
  No properties link to this page.
 
http://dbpedia.org/resource/Altera_Hardware_Description_Language
http://dbpedia.org/ontology/abstract AHDL (Altera Hardware Description LanguageAHDL (Altera Hardware Description Language) ist eine Modellbeschreibungssprache, die von der Firma Altera zur Beschreibung von digitaler Hardware entwickelt wurde. Altera gehört neben Xilinx zu den größten Herstellern von Programmierbaren Logikbausteinen. AHDL ähnelt der Hardwarebeschreibungssprache VHDL sehr, stellt jedoch ein paar zusätzliche, einfachere Möglichkeiten zur Spezifikation von Zustandsautomaten und Wahrheitstabellen zur Verfügung. AHDL kommt vor allem bei der Benutzung der von Altera zur Verfügung gestellten Entwicklungstools zum Einsatz. Es ist damit möglich, das Verhalten von elektronischen Bauelementen und Modulen zu charakterisieren und diese mittels Simulatoren vorauszuberechnen, ohne sie real aufbauen zu müssen. Ein Schaltungssimulator, der AHDL beherrscht ist z. B. SPECTRE.or, der AHDL beherrscht ist z. B. SPECTRE. , ( 아날로그 하드웨어 기술 언어(analog hardware descript( 아날로그 하드웨어 기술 언어(analog hardware description language, AHDL)에 대해서는 문서를 참고하십시오.) 알테라 하드웨어 기술 언어(altera hardware description language, AHDL)는 복합 프로그래머블 논리 소자(CPLD)와 현장 프로그래머블 게이트 어레이(FPGA)를 프로그램 하기 위한 알테라 사의 자산 하드웨어 기술 언어 (HDL)이다. 알테라의 쿼터스 (quartus)와 맥스+ (max+)의 컴파일러로 컴파일하며, 이 언어는 C 같은 문법을 가지고 VHDL처럼 비슷하게 동작한다.파일하며, 이 언어는 C 같은 문법을 가지고 VHDL처럼 비슷하게 동작한다. , AHDL (англ. Altera Hardware Definition LanAHDL (англ. Altera Hardware Definition Language) — комп'ютерна мова опису апаратних засобів, розроблена компанією Altera, що призначена для опису комбінаційних логічних пристроїв, цифрових автоматів і таблиць істинності з врахуванням архітектурних особливостей ПЛІС цієї фірми. Мова має Ada-подібний синтаксис; порівнюючи AHDL з Verilog можна зазначити, що це наче мова асемблера та мова високого рівня: перша має більше контролю, проте немає високорівневої підтримки. AHDL, природно, сумісний з компіляторами фірми Altera: та та дає можливість створювати ієрархічні проєкти в рамках цієї мови чи комбінувати різні типи файлів в один проєкт.мбінувати різні типи файлів в один проєкт. , Altera Hardware Description Language (AHDLAltera Hardware Description Language (AHDL) is a proprietary hardware description language (HDL) developed by Altera Corporation. AHDL is used for digital logic design entry for Altera's complex programmable logic devices (CPLDs) and field-programmable gate arrays (FPGAs). It is supported by Altera's MAX-PLUS and Quartus series of design software. AHDL has an Ada-like syntax and its feature set is comparable to the synthesizable portions of the Verilog and VHDL hardware description languages. In contrast to HDLs such as Verilog and VHDL, AHDL is a design-entry language only; all of its language constructs are synthesizable. By default, Altera software expects AHDL source files to have a .tdf extension (Text Design Files).have a .tdf extension (Text Design Files). , AHDLは、米アルテラ社がCPLDや FPGAの回路設計用に策定したハードウェア記述AHDLは、米アルテラ社がCPLDや FPGAの回路設計用に策定したハードウェア記述言語の一種である。 LPM(ライブラリ・パラメータ・モジュール)と呼ばれる仕様により、回路構成の厳密な管理がやりやすいという特徴を持つ。 このHDLは、自社及び同業他社であるザイリンクスなどが導入しているVHDL、Verilog HDLと競合関係にある。しかし採用している製品が限定的であるほか、技術情報が少なくIPなどの技術資産の蓄積も浅いことから、ハードウェア記述言語としてのシェアは低い状況にある。特に日本国内では、課題として日本語による技術資料がほとんど存在しないため、アルテラ社製FPGAのシェアに反してマイナーな言語とされている。んど存在しないため、アルテラ社製FPGAのシェアに反してマイナーな言語とされている。 , AHDL — проприетарный язык описания аппаратAHDL — проприетарный язык описания аппаратуры от Altera Corporation предназначенный для программирования выпускаемых ей ПЛИС. Язык имеет Ада-подобный синтаксис и схож с VHDL или Verilog. Он поддерживается компиляторами Quartus и Max+ от Altera. Недостаток AHDL в его проприетарности. Преимущество AHDL в том, что все конструкции языка синтезируемы. В сравнении с Verilog AHDL как язык ассемблера в сравнении с языком высокого уровня: в AHDL больше контроля, но меньше высокоуровневой поддержки.роля, но меньше высокоуровневой поддержки. , AHDL (ang. Altera Hardware Description Language) jest językiem opisu sprzętu (HDL) przeznaczonym do programowania układów FPGA i CPLD firmy Altera. , AHDL (sigla en inglés de "Altera Hardware AHDL (sigla en inglés de "Altera Hardware Description Language", Lenguaje de Descripción de Hardware de Altera) es un lenguaje de descripción de hardware (HDL) propietario de Altera Corporation para la programación de CPLDs (Complex Programmable Logic Devices o Dispositivos Complejos de Lógica Programable) y FPGAs (Field Programmable Gate Arrays o Campo de Matrices de Puertas Programables). Compilado con el Quartus de Altera y la serie de compiladores Max+, este lenguaje tiene una sintaxis parecida al lenguaje de programación C y una funcionalidad similar a VHDL. Ejemplo: % un contador creciente simple en AHDL, liberado a dominio público el 11/13/2006 %% [los comentarios de bloque se marcan con el signo de porcentaje] %% como en c, las funciones ahdl deben ser prototipadas (prototyped) %% PROTOTYPE: FUNCTION COUNTER (CLK) RETURNS (CNTOUT[7..0]); %% declaración de función, donde se declaran las entradas (inputs), salidas (outputs), y pines bidireccionales %% también como en c, los corchetes indican una matriz %SUBDESIGN COUNTER( CLK :INPUT; CNTOUT[7..0] :OUTPUT;)% las variables pueden ser cualquier cosa, desde flip-flops (como es el caso),hasta buffers tri-estado, máquinas de estado, y funciones definidas por el usuario %VARIABLE TIMER[7..0]: DFF;% como en todo HDL, se debe pensar en esto menos como un algoritmo y más como nodos interconectados. %BEGIN DEFAULTS TIMER[].prn = VCC; % esto se ocupa de los resets d-ff % TIMER[].clrn = VCC; END DEFAULTS; TIMER[].d = TIMER[].q + H"1";END; * Datos: Q292803 = TIMER[].q + H"1";END; * Datos: Q292803
http://dbpedia.org/ontology/wikiPageID 3621053
http://dbpedia.org/ontology/wikiPageLength 1970
http://dbpedia.org/ontology/wikiPageRevisionID 868983749
http://dbpedia.org/ontology/wikiPageWikiLink http://dbpedia.org/resource/Ada_programming_language + , http://dbpedia.org/resource/Digital_logic + , http://dbpedia.org/resource/VHDL + , http://dbpedia.org/resource/Category:Hardware_description_languages + , http://dbpedia.org/resource/Verilog + , http://dbpedia.org/resource/Altera_Quartus + , http://dbpedia.org/resource/Complex_programmable_logic_device + , http://dbpedia.org/resource/Altera_Corporation + , http://dbpedia.org/resource/Hardware_description_language + , http://dbpedia.org/resource/Field-programmable_gate_array +
http://dbpedia.org/property/wikiPageUsesTemplate http://dbpedia.org/resource/Template:Programmable_Logic + , http://dbpedia.org/resource/Template:Use_dmy_dates + , http://dbpedia.org/resource/Template:Electronics-stub + , http://dbpedia.org/resource/Template:Unreferenced +
http://purl.org/dc/terms/subject http://dbpedia.org/resource/Category:Hardware_description_languages +
http://purl.org/linguistics/gold/hypernym http://dbpedia.org/resource/Language +
http://www.w3.org/ns/prov#wasDerivedFrom http://en.wikipedia.org/wiki/Altera_Hardware_Description_Language?oldid=868983749&ns=0 +
http://xmlns.com/foaf/0.1/isPrimaryTopicOf http://en.wikipedia.org/wiki/Altera_Hardware_Description_Language +
owl:sameAs http://pl.dbpedia.org/resource/AHDL + , http://ko.dbpedia.org/resource/AHDL + , http://rdf.freebase.com/ns/m.09qgq_ + , http://ru.dbpedia.org/resource/AHDL + , http://yago-knowledge.org/resource/Altera_Hardware_Description_Language + , http://tr.dbpedia.org/resource/AHDL_%28Altera%29 + , http://ja.dbpedia.org/resource/AHDL + , https://global.dbpedia.org/id/2if8s + , http://dbpedia.org/resource/Altera_Hardware_Description_Language + , http://de.dbpedia.org/resource/AHDL + , http://uk.dbpedia.org/resource/AHDL + , http://es.dbpedia.org/resource/AHDL + , http://www.wikidata.org/entity/Q292803 +
rdf:type http://dbpedia.org/class/yago/LanguageUnit106284225 + , http://dbpedia.org/class/yago/WikicatHardwareDescriptionLanguages + , http://dbpedia.org/class/yago/Language106282651 + , http://dbpedia.org/class/yago/Communication100033020 + , http://dbpedia.org/class/yago/WikicatAbbreviations + , http://dbpedia.org/class/yago/Word106286395 + , http://dbpedia.org/class/yago/Abstraction100002137 + , http://dbpedia.org/class/yago/Part113809207 + , http://dbpedia.org/class/yago/Form106290637 + , http://dbpedia.org/ontology/Language + , http://dbpedia.org/class/yago/Relation100031921 + , http://dbpedia.org/class/yago/Abbreviation107091587 +
rdfs:comment AHDLは、米アルテラ社がCPLDや FPGAの回路設計用に策定したハードウェア記述AHDLは、米アルテラ社がCPLDや FPGAの回路設計用に策定したハードウェア記述言語の一種である。 LPM(ライブラリ・パラメータ・モジュール)と呼ばれる仕様により、回路構成の厳密な管理がやりやすいという特徴を持つ。 このHDLは、自社及び同業他社であるザイリンクスなどが導入しているVHDL、Verilog HDLと競合関係にある。しかし採用している製品が限定的であるほか、技術情報が少なくIPなどの技術資産の蓄積も浅いことから、ハードウェア記述言語としてのシェアは低い状況にある。特に日本国内では、課題として日本語による技術資料がほとんど存在しないため、アルテラ社製FPGAのシェアに反してマイナーな言語とされている。んど存在しないため、アルテラ社製FPGAのシェアに反してマイナーな言語とされている。 , AHDL (sigla en inglés de "Altera Hardware AHDL (sigla en inglés de "Altera Hardware Description Language", Lenguaje de Descripción de Hardware de Altera) es un lenguaje de descripción de hardware (HDL) propietario de Altera Corporation para la programación de CPLDs (Complex Programmable Logic Devices o Dispositivos Complejos de Lógica Programable) y FPGAs (Field Programmable Gate Arrays o Campo de Matrices de Puertas Programables). Compilado con el Quartus de Altera y la serie de compiladores Max+, este lenguaje tiene una sintaxis parecida al lenguaje de programación C y una funcionalidad similar a VHDL. Ejemplo:una funcionalidad similar a VHDL. Ejemplo: , ( 아날로그 하드웨어 기술 언어(analog hardware descript( 아날로그 하드웨어 기술 언어(analog hardware description language, AHDL)에 대해서는 문서를 참고하십시오.) 알테라 하드웨어 기술 언어(altera hardware description language, AHDL)는 복합 프로그래머블 논리 소자(CPLD)와 현장 프로그래머블 게이트 어레이(FPGA)를 프로그램 하기 위한 알테라 사의 자산 하드웨어 기술 언어 (HDL)이다. 알테라의 쿼터스 (quartus)와 맥스+ (max+)의 컴파일러로 컴파일하며, 이 언어는 C 같은 문법을 가지고 VHDL처럼 비슷하게 동작한다.파일하며, 이 언어는 C 같은 문법을 가지고 VHDL처럼 비슷하게 동작한다. , AHDL (англ. Altera Hardware Definition LanAHDL (англ. Altera Hardware Definition Language) — комп'ютерна мова опису апаратних засобів, розроблена компанією Altera, що призначена для опису комбінаційних логічних пристроїв, цифрових автоматів і таблиць істинності з врахуванням архітектурних особливостей ПЛІС цієї фірми. Мова має Ada-подібний синтаксис; порівнюючи AHDL з Verilog можна зазначити, що це наче мова асемблера та мова високого рівня: перша має більше контролю, проте немає високорівневої підтримки.олю, проте немає високорівневої підтримки. , AHDL — проприетарный язык описания аппаратAHDL — проприетарный язык описания аппаратуры от Altera Corporation предназначенный для программирования выпускаемых ей ПЛИС. Язык имеет Ада-подобный синтаксис и схож с VHDL или Verilog. Он поддерживается компиляторами Quartus и Max+ от Altera. Недостаток AHDL в его проприетарности. Преимущество AHDL в том, что все конструкции языка синтезируемы. В сравнении с Verilog AHDL как язык ассемблера в сравнении с языком высокого уровня: в AHDL больше контроля, но меньше высокоуровневой поддержки.роля, но меньше высокоуровневой поддержки. , Altera Hardware Description Language (AHDLAltera Hardware Description Language (AHDL) is a proprietary hardware description language (HDL) developed by Altera Corporation. AHDL is used for digital logic design entry for Altera's complex programmable logic devices (CPLDs) and field-programmable gate arrays (FPGAs). It is supported by Altera's MAX-PLUS and Quartus series of design software. AHDL has an Ada-like syntax and its feature set is comparable to the synthesizable portions of the Verilog and VHDL hardware description languages. In contrast to HDLs such as Verilog and VHDL, AHDL is a design-entry language only; all of its language constructs are synthesizable. By default, Altera software expects AHDL source files to have a .tdf extension (Text Design Files).have a .tdf extension (Text Design Files). , AHDL (ang. Altera Hardware Description Language) jest językiem opisu sprzętu (HDL) przeznaczonym do programowania układów FPGA i CPLD firmy Altera. , AHDL (Altera Hardware Description LanguageAHDL (Altera Hardware Description Language) ist eine Modellbeschreibungssprache, die von der Firma Altera zur Beschreibung von digitaler Hardware entwickelt wurde. Altera gehört neben Xilinx zu den größten Herstellern von Programmierbaren Logikbausteinen. AHDL ähnelt der Hardwarebeschreibungssprache VHDL sehr, stellt jedoch ein paar zusätzliche, einfachere Möglichkeiten zur Spezifikation von Zustandsautomaten und Wahrheitstabellen zur Verfügung. Ein Schaltungssimulator, der AHDL beherrscht ist z. B. SPECTRE.or, der AHDL beherrscht ist z. B. SPECTRE.
rdfs:label AHDL , Altera Hardware Description Language
hide properties that link here 
http://dbpedia.org/resource/AHDL + http://dbpedia.org/ontology/wikiPageDisambiguates
http://dbpedia.org/resource/VHDL + , http://dbpedia.org/resource/List_of_programming_languages_by_type + , http://dbpedia.org/resource/Hardware_description_language + , http://dbpedia.org/resource/List_of_HDL_simulators + , http://dbpedia.org/resource/AHDL + , http://dbpedia.org/resource/Altera_hardware_description_language + http://dbpedia.org/ontology/wikiPageWikiLink
http://en.wikipedia.org/wiki/Altera_Hardware_Description_Language + http://xmlns.com/foaf/0.1/primaryTopic
http://dbpedia.org/resource/Altera_Hardware_Description_Language + owl:sameAs
 

 

Enter the name of the page to start semantic browsing from.